接地共面波导与芯片级联结构设计与优化
DOI:
作者:
作者单位:

河北科技大学信息科学与工程学院

作者简介:

通讯作者:

中图分类号:

TN817

基金项目:

国家自然科学基金(62105093)


Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    针对传输线与芯片级联时产生阻抗突变,导致传输效率下降的问题,基于接地共面波导与芯片级联结构,提出了一种适用于X~Ka波段的匹配带线解决方法。通过S参数提取芯片的输入阻抗,并对射频电路中的阻抗不连续点进行分析,设计阻抗匹配电路并建立三维仿真模型。通过有限元仿真分析,讨论了匹配电路和键合引线中心间距对射频传输性能的影响,对比分析了不同结构及不同匹配电路的传输性能差异。仿真结果显示:在X~Ka波段范围内,匹配电路可令接地共面波导与芯片级联结构的S11<-21 dB, S21>-0.19 dB。优化后的接地共面波导与芯片级联结构可在降低传输损耗的同时显著提高射频信号的隔离度、减少信道串扰,为厘米波频段下射频电路的设计提供理论参考。

    Abstract:

    参考文献
    相似文献
    引证文献
引用本文
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2023-12-07
  • 最后修改日期:2024-05-24
  • 录用日期:2024-05-27
  • 在线发布日期:
  • 出版日期:
文章二维码